آزمون پذیری ساختارهای شبکه روی تراشه

پایان نامه
چکیده

چکیده ندارد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه

      چکیده   افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است   در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را ب...

متن کامل

شبکه های چند ضلعی روی تراشه

در دهه های گذشته با توجه به رشد روز افزون تکنولوژی، رویکرد noc برای اداره پیچیدگی های ارتباطات روی تراشه چاره ساز بوده است. تا به حال، تحقیقات گوناگون و وسیعی در این زمینه انجام گرفته، همبندی های مختلفی پیشنهاد شده، و پیشنهاداتی مانند سه بعدی سازی مدارات مجتمع برای بهبود کارایی یک تراشه داده شده است. از سوی دیگر، تکنولوژی نانو، یک رویکرد انقلابی در عصر حاضر بوده است، و کاربردهای فراوانی در بسی...

15 صفحه اول

ارائه ی توپولوژی های جدید برای شبکه روی تراشه

در این پروژه علاوه بر تعریف شبکه روی تراشه و مزیت های آن بر سیستم روی تراشه نقش توپولوژی در شبکه روی تراشه بررسی می شود و توچولوژی های جدیدی معرفی می گردد. و نقش تاخیر و توان مصرفی را با توپولوژی های موجود در شبکه روی تراشه مقایسه می نماید.شبیه ساز xmulator یک شبیه ساز کامل ی محسوب می گردد که توپولوژی جدید(square)را از لحاظ تاخیر و توان مقایسه نموده و نشان میدهد که تاخیر کمتری داشته لذا هزینه ی...

15 صفحه اول

آزمون بیزی ساختارهای مختلف پیوند در جدول‌های تقاطعی دوطرفه

روش‌های بیزی برای تحلیل دقیق کوچک‌نمونه‌ای در داده‌های رسته‌ای در جدول‌های تقاطعی $Itimes J$ در نظر گرفته شده است. ساختارهای مختلف پیوند به کمک پارامتر لگاریتم نسبت بخت‌ها در این جدول‌ها، با فرض معلوم بودن جمع‌های حاشیه‌ای سطری تعریف و مورد آزمون قرار گرفته‌اند. به‌منظور حذف پارامترهای مزاحم از مدل، توزیع شرطی آماره‌های بسنده‌ی پارامترهای مورد نظر به‌شرط آماره‌های بسنده‌ی پارامترهای مزاحم به‌دس...

متن کامل

طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه

چکیده   افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است   در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را بررسی و...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه تهران

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023